職業訓練27日目 PLD開発設計(VHDLによる回路構築)

昨日から、CPLDを利用した回路構築の練習をしてますが、
タイトルにある「VHDL」はまだ使ってません。

今やっているのは、
GUIのツールで回路図(Schematic)を書いて、
ピンの設定をして、
CPLDにダウンロード、実行!
といった感じ。

なので、今日はまとめることがほとんどないので、
使っている環境やツールでもまとめてみようかと。

使用している教材:PLD MASTER
PLD MASTER |マイクロアプリケーションラボラトリー

CPLDXilinx XC95108

目的 ツール名
プロジェクト管理 Xilinx - Project Navigator
回路図入力 Xilinx ECS
ピン設定 Xilinx PACE
ダウンロード iMPACT
クロック設定 PLD MASTER

 

回路構築手順
  1. プロジェクト作成
  2. 回路図入力
  3. 回路図との合成・コンパイル(Synthesize)
  4. ピンの固定(Assign Package Pins)
  5. インプリメント(Implement_Design)
  6. ダウンロード(Configure Device(iMPACT))


一週間待ってようやく『CPUの創りかた』が到着。
実際創るかどうかは分かんないけど、読むのが楽しみっす。

CPUの創りかた

CPUの創りかた